摘要:設計了一款應用于GSM/WCDMA/LTE發(fā)射機中的多模10 bit數(shù)模轉換器(DAC),該DAC采用了5+5的分段式電阻型結構,達到面積和性能優(yōu)化折中。通過數(shù)字可編程設計,該DAC可根據不同帶寬和數(shù)據率的要求合理地控制偏置電流的大小,實現(xiàn)不同應用場景的低功耗目標。此外,該DAC還集成了一款改進的直流偏移自校準電路,將發(fā)射機本振泄露的抑制提高了20 dB以上。而且,直流偏移自校準在芯片上電期間完成,既不影響通道的正常工作,又不消耗額外的功耗,解決了現(xiàn)有的技術問題。該DAC采用0.13μm 1P4M CMOS工藝進行設計和流片,占用芯片面積小于0.1 mm~2。測試結果表明,該DAC在0.1~10 MHz的信號帶寬下,具有63.0~76.8 dB的信噪失真比(SNDR)和67.9~77.9 dB的無雜散動態(tài)范圍(SFDR);在1.5 V的供電電壓下的最大功耗為2.2 mW。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社。
半導體技術雜志, 月刊,本刊重視學術導向,堅持科學性、學術性、先進性、創(chuàng)新性,刊載內容涉及的欄目:趨勢與展望、半導體集成電路、半導體器件、半導體制備技術、先進封裝技術等。于1976年經新聞總署批準的正規(guī)刊物。