摘要:隨著深亞微米CMOS技術低電源電壓的應用,低壓低功耗動態(tài)鎖存比較器技術的研究變得尤為重要?;诿舾蟹糯笃鞯膫鹘y(tǒng)動態(tài)鎖存比較器可以獲得較低功耗,但難于適合低電源電壓應用。而雙尾動態(tài)鎖存比較器結構、單相時鐘低失調(diào)動態(tài)鎖存比較器結構以及高速動態(tài)鎖存比較器結構等,通過增加少量晶體管,能夠適合于低壓低功耗應用,并且有效改善了傳統(tǒng)動態(tài)鎖存比較器的性能。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社